차세대 컴퓨터 및 통신 시스템은 초당 기가비트급의 데이터 속도를 처리하게 됩니다. 많은 시스템은 기가헤르츠 이상 클럭 주파수의 프로세서 및 SERDES 칩셋을 채택할 것입니다. 기존의 병렬 버스 토폴로지는 이미 대역폭 한계에 도달했습니다. 병렬 버스가 점점 더 넓어짐에 따라 PCB 보드의 배선 복잡도와 비용이 급격히 증가하고 있으며 데이터와 클럭선 간의 점점 더 커지는 오차는 병렬 버스에서 점점 해결하기 어려워지고 있습니다. 솔루션은 고속 직렬 채널입니다. 최근의 직렬 버스 구조는 고속 디지털 시스템의 병렬 버스 구조를 빠르게 대체하고 있습니다. 엔지니어들은 간단한 배선과 채널당 더 많은 대역폭 실현을 목표로, 클럭이 내장된 기가비트급 직렬 인터커넥트 프로토콜을 사용하는 쪽으로 꾸준히 전환해 왔습니다.
